外媒消息,PCI特別興趣小組在其年度開發者大會上舉行了新聞發佈會,提供了PCIe 6.0開發狀態的最新信息。

此次PCIe 6.0將傳輸數據的速率提高了一倍,達到256GB/s。PCIe 6.0規範的0.7試用版已於去年11月發佈,正常六個月後將準備好0.71試用版,之後經至少30天的測試,就可以進入0.9版了,這是進入發行前的最後階段。

從技術角度來看,這個0.9規範可能是最有趣的。一旦電氣和協議要求獲得批准,信號完整性要求就會更加清晰。與PCIe 5.0一樣,由於干擾和信號強度問題,預計家用主板上最多會有兩個插槽。

在0.9版之後,還有兩個月的時間來解決最新的問題,然後將發佈最終的1.0版本。大約在那時,也就是2021年下半年,第一批pcie 5.0產品也有望進入企業市場了。據悉,Pcie 6.0將使用128b/130b編碼方式,並採用PAM4數據傳輸

PCI-SIG組織對於PCIe 6.0標準非常興奮,認爲它堪比PCIe 2.0向PCIe 3.0的升級,後者是PCIe歷史上壽命最長的一代標準。

PCIe 6.0按照傳統繼續讓I/O帶寬翻番達到64GT/s,應用到實際中,PCIe 6.0 x1單向實際帶寬8GB/s,PCIe 6.0 x16單向帶寬128GB/s、雙向帶寬256GB/s。 如今廣泛使用的PCIe 4.0 x4 SSD,到時候只需要PCIe 6.0 x1就可以搞定。

PCIe 6.0將延續PCIe 3.0時代引入的128b/130b編碼方式,但加入全新的脈衝幅度調製PAM4,取代PCIe 5.0 NRZ,可以在單個通道、同樣時間內封包更多數據,以及低延遲前向糾錯(FEC)和相關機制,以改進帶寬效率。

現在PCI SIG兩年內就把互連規格的數據傳輸速率提升一倍 (來源:PCI SIG)

很多人可能會疑問,PCIe 3.0的帶寬很多時候都用不完,PCIe 6.0有啥用?顯然不是給消費級市場準備的,甚至不是一般的企業級、數據中心級應用,而是針對雲端、人工智能、機器學習、邊緣計算等需要超高帶寬的領域,單個PCIe 6.0 x16就可以支持800G以太網,還有各種加速器、FPGA、ASIC、存儲等等。

淺談PCIE科普

PCIe最初被稱爲HSI(用於高速互連),並在最終確定其PCI-SIG名稱PCI Express之前,將其名稱更改爲3GIO(第三代I / O)。名爲阿拉帕霍工作組(AWG)的技術工作組制定了該標準。對於初稿,特設工作組只包括英特爾工程師; 隨後特設工作組擴大到包括行業夥伴。PCI Express是一項不斷發展和完善的技術.

“速度得用金錢來換,因此我們在邁向更高信號速率的同時,會看到有多少人願意爲此付出代價,以及他們會怎麼做。”好消息是,PCIe將按照時程在年底完成0.71版的批准,將提供高達256GB/s 的速率;這距離16 GT/s速率的4.0版PCIe問世還不到兩年。加速PCIe發展藍圖的主要推手是雲端運算需求;而PCIe以往是每3~4年,甚至是7年會將數據傳輸速率提升一倍。數據中心網絡需要更快的速度以過渡至800Gbit以太網絡,而數量越來越龐大的深度學習加速器,也感覺它們需要更高速度.

淺談PCIE裸線

PCIe爲串行,通過使用差分信號傳輸(differential transmission),信號完整性理論之差分訊號;採用雙通道技術,在傳輸模式上,PCI-Express採用與全雙工通信技術類似的雙通道傳輸模式,在速度方面,PCI-Express v1.0a 爲每個通道提供了2.5Gb/s的傳輸速率,隨着版本的不同,面向PCI Express擴展卡應用的線纜組件可提供PCIe X4、X8和X16等規格,該系列線纜組件包含MiniSAS、SATA、QSFP +和SPF +等高速線纜。PCIE物理層實現了一對收發差分對,可以實現全雙工的通訊方式,目前主要的PCIE結構主要是SAS結構,線材選用CAT A ,B,C ,D,E結構,根據測試的參數要求,設計符合不同規範的參數。

PCIe Spec只是規定了物理層需要實現的功能、性能與參數等,置於如何實現這些卻並沒有明確的說明。也就是說,廠商可以根據自己的需要和實際情況,來設計PCIe的物理層結構來保證功能即可!

相關文章